| 暂存书架(0) | 登录

MARC状态:审校 文献类型:中文图书 浏览次数:106

题名/责任者:
基于Quartus Ⅱ的数字系统Verilog HDL设计实例详解/周润景, 姜攀编著
版本说明:
第2版
出版发行项:
北京:电子工业出版社,2014
ISBN及定价:
978-7-121-22269-6/CNY88.00
载体形态项:
517页:图;26cm
丛编项:
EDA应用技术
个人责任者:
周润景 编著
个人责任者:
姜攀 编著
学科主题:
可编程序逻辑阵列-系统设计
学科主题:
VHDL语言-程序设计
中图法分类号:
TP332.1
中图法分类号:
TP312
提要文摘附注:
本书以语法与实例结合的方式来讲解可编程逻辑器件的设计方法, 软件开发平台为Altera公司的Quartus II 9.0 FPGA/CPLD设计软件。由浅入深地介绍了采用Quartus II进行数字系统开发的设计流程、设计思想和设计技巧。书中的例子非常丰富, 既有简单的数字逻辑电路实例, 也有复杂的数字系统设计实例。
全部MARC细节信息>>
索书号 条码号 年卷期 馆藏地 书刊状态 还书位置 定位
TP332.1/7736/ 1-2 1977250  - 9楼北计算机应用借阅室     可借 定位 借还中心(服务台)
TP332.1/7736/ 1-2 1977249  - 理科综合阅览室     保留本 定位
显示全部馆藏信息
借阅趋势

同名作者的其他著作(点击查看)
用户名:
密码:
验证码:
请输入下面显示的内容
  证件号 条码号 Email
 
姓名:
手机号:
送 书 地:
收藏到: 管理书架