机读格式显示(MARC)
- 010 __ |a 7-81077-752-1 |d CNY25.00
- 099 __ |a CAL 012006098171
- 100 __ |a 20060922d2006 ekmy0chiy50 ea
- 200 1_ |a ARM SoC设计的软件和硬件协同验证 |A ARM SoC she ji de ruan jian he ying jian xie tong yan zheng |d = Co-Verification of hardware for ARM SoC Design |f (美) Jason Andrews著 |g 周立功等译 |z eng
- 210 __ |a 北京 |c 北京航空航天大学出版社 |d 2006
- 215 __ |a 178页 |c 图 |d 23cm
- 225 2_ |a 嵌入式系统译丛 |A qian ru shi xi tong yi cong
- 330 __ |a 本书是第一本传授被称为软件和硬件协同验证技术相关的重要信息并将之归档的书。传统的嵌入式系统设计已经发展成为单个芯片的设计, 推动它跨越一百万个逻辑门的关口并朝着一千万个逻辑门迈进。在这个SoC设计的时代, 芯片现在已经把微处理器包含在内, 而且还要求软件在硬件装配好之前就能开发出来。
- 410 _0 |1 2001 |a 嵌入式系统译丛
- 500 10 |a Co-Verification of hardware for ARM SoC Design |m Chinese
- 606 0_ |a 微处理器, ARM |A wei chu li qi, ARM
- 606 0_ |a 集成电路 |A ji cheng dian lu |x 芯片
- 701 _1 |a 安德鲁斯 |A an de lu si |g (Andrews, Jason) |4 著
- 702 _0 |a 周立功 |A zhou li gong |4 译
- 801 _0 |a CN |b HPUL |c 20060922
- 801 _2 |a CN |b SCNU |c 20061211
- 905 __ |a SCNU |f TP332/0840
- 999 __ |M jiangy |m 20061211 11:26:09 |G jiangy |g 20061211 11:26:31
- 907 __ |a SCNU |f TP332/0840