机读格式显示(MARC)
- 010 __ |a 978-7-121-09322-7 |d CNY38.00
- 099 __ |a CAL 012009138424
- 100 __ |a 20091015d2009 em y0chiy50 ea
- 200 1_ |a 基于Quartus Ⅱ的FPGA/CPLD设计与应用 |A ji yu Quartus Ⅱ de FPGA/CPLD she ji yu ying yong |f 赵艳华, 曹丙霞, 张睿编著
- 210 __ |a 北京 |c 电子工业出版社 |d 2009
- 215 __ |a 303页 |c 图 |d 26cm
- 225 2_ |a 聚焦EDA |A ju jiaoE DA
- 606 0_ |a 可编程序逻辑器件 |A ke bian cheng xu luo ji qi jian |x 系统设计
- 701 _0 |a 赵艳华 |A zhao yan hua |4 编著
- 701 _0 |a 曹丙霞 |A cao bing xia |4 编著
- 701 _0 |a 张睿 |A zhang rui |4 编著
- 801 _0 |a CN |b BUPT |c 20091015
- 801 _2 |a CN |b SCNU |c 20100302
- 905 __ |a SCNU |f TP332.1/4452
- 999 __ |M jiangy |m 20100302 09:08:46 |G jiangy |g 20100302 09:10:32
- 907 __ |a SCNU |f TP332.1/4452