机读格式显示(MARC)
- 010 __ |a 7-121-02387-3 |d CNY26.00
- 099 __ |a CAL 012006044686
- 100 __ |a 20060424d2006 ekmy0chiy0121 ea
- 200 1_ |a 基于Quartus Ⅱ的FPGA/CPLD设计 |A ji yuQ uartus Ⅱ de FPGA/CPLD she ji |f 李洪伟, 袁斯华编著
- 210 __ |a 北京 |c 电子工业出版社 |d 2006
- 215 __ |a viii, 281页 |c 图 |d 26cm
- 225 2_ |a EDA工具应用丛书 |A EDA gong ju ying yong cong shu
- 410 _0 |1 2001 |a EDA工具应用丛书
- 606 0_ |a 可编程序逻辑器件 |A ke bian cheng xu luo ji qi jian |x 系统设计
- 701 _0 |a 李洪伟 |A li hong wei |4 编著
- 701 _0 |a 袁斯华 |A yuan si hua |4 编著
- 801 _0 |a CN |b NMU |c 20060424
- 801 _2 |a CN |b SCNU |c 20060607
- 905 __ |a SCNU |f TP332.1/4032
- 999 __ |M lyj |m 20060607 10:54:32 |G gly |g 20060608 08:07:22
- 907 __ |a SCNU |f TP332.1/4032